mirror of https://gitee.com/openkylin/linux.git
Merge branch 'qcs404-topic-revised' into arm64-for-4.21-3
This commit is contained in:
commit
2aaa1b2161
|
@ -8,3 +8,5 @@ dtb-$(CONFIG_ARCH_QCOM) += msm8994-angler-rev-101.dtb
|
||||||
dtb-$(CONFIG_ARCH_QCOM) += msm8996-mtp.dtb
|
dtb-$(CONFIG_ARCH_QCOM) += msm8996-mtp.dtb
|
||||||
dtb-$(CONFIG_ARCH_QCOM) += msm8998-mtp.dtb
|
dtb-$(CONFIG_ARCH_QCOM) += msm8998-mtp.dtb
|
||||||
dtb-$(CONFIG_ARCH_QCOM) += sdm845-mtp.dtb
|
dtb-$(CONFIG_ARCH_QCOM) += sdm845-mtp.dtb
|
||||||
|
dtb-$(CONFIG_ARCH_QCOM) += qcs404-evb-1000.dtb
|
||||||
|
dtb-$(CONFIG_ARCH_QCOM) += qcs404-evb-4000.dtb
|
||||||
|
|
|
@ -0,0 +1,55 @@
|
||||||
|
// SPDX-License-Identifier: GPL-2.0
|
||||||
|
// Copyright (c) 2018, Linaro Limited
|
||||||
|
|
||||||
|
#include <dt-bindings/spmi/spmi.h>
|
||||||
|
#include <dt-bindings/input/linux-event-codes.h>
|
||||||
|
|
||||||
|
&spmi_bus {
|
||||||
|
pms405_0: pms405@0 {
|
||||||
|
compatible = "qcom,spmi-pmic";
|
||||||
|
reg = <0x0 SPMI_USID>;
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
|
||||||
|
pms405_gpios: gpio@c000 {
|
||||||
|
compatible = "qcom,pms405-gpio";
|
||||||
|
reg = <0xc000>;
|
||||||
|
gpio-controller;
|
||||||
|
#gpio-cells = <2>;
|
||||||
|
interrupts = <0 0xc0 0 IRQ_TYPE_NONE>,
|
||||||
|
<0 0xc1 0 IRQ_TYPE_NONE>,
|
||||||
|
<0 0xc2 0 IRQ_TYPE_NONE>,
|
||||||
|
<0 0xc3 0 IRQ_TYPE_NONE>,
|
||||||
|
<0 0xc4 0 IRQ_TYPE_NONE>,
|
||||||
|
<0 0xc5 0 IRQ_TYPE_NONE>,
|
||||||
|
<0 0xc6 0 IRQ_TYPE_NONE>,
|
||||||
|
<0 0xc7 0 IRQ_TYPE_NONE>,
|
||||||
|
<0 0xc8 0 IRQ_TYPE_NONE>,
|
||||||
|
<0 0xc9 0 IRQ_TYPE_NONE>,
|
||||||
|
<0 0xca 0 IRQ_TYPE_NONE>,
|
||||||
|
<0 0xcb 0 IRQ_TYPE_NONE>;
|
||||||
|
};
|
||||||
|
|
||||||
|
pon@800 {
|
||||||
|
compatible = "qcom,pms405-pon";
|
||||||
|
reg = <0x0800>;
|
||||||
|
mode-bootloader = <0x2>;
|
||||||
|
mode-recovery = <0x1>;
|
||||||
|
|
||||||
|
pwrkey {
|
||||||
|
compatible = "qcom,pm8941-pwrkey";
|
||||||
|
interrupts = <0x0 0x8 0 IRQ_TYPE_EDGE_BOTH>;
|
||||||
|
debounce = <15625>;
|
||||||
|
bias-pull-up;
|
||||||
|
linux,code = <KEY_POWER>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
rtc@6000 {
|
||||||
|
compatible = "qcom,pm8941-rtc";
|
||||||
|
reg = <0x6000>;
|
||||||
|
reg-names = "rtc", "alarm";
|
||||||
|
interrupts = <0x0 0x61 0x1 IRQ_TYPE_NONE>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
};
|
|
@ -0,0 +1,11 @@
|
||||||
|
// SPDX-License-Identifier: GPL-2.0
|
||||||
|
// Copyright (c) 2018, Linaro Limited
|
||||||
|
|
||||||
|
/dts-v1/;
|
||||||
|
|
||||||
|
#include "qcs404-evb.dtsi"
|
||||||
|
|
||||||
|
/ {
|
||||||
|
model = "Qualcomm Technologies, Inc. QCS404 EVB 1000";
|
||||||
|
compatible = "qcom,qcs404-evb";
|
||||||
|
};
|
|
@ -0,0 +1,11 @@
|
||||||
|
// SPDX-License-Identifier: GPL-2.0
|
||||||
|
// Copyright (c) 2018, Linaro Limited
|
||||||
|
|
||||||
|
/dts-v1/;
|
||||||
|
|
||||||
|
#include "qcs404-evb.dtsi"
|
||||||
|
|
||||||
|
/ {
|
||||||
|
model = "Qualcomm Technologies, Inc. QCS404 EVB 4000";
|
||||||
|
compatible = "qcom,qcs404-evb";
|
||||||
|
};
|
|
@ -0,0 +1,188 @@
|
||||||
|
// SPDX-License-Identifier: GPL-2.0
|
||||||
|
// Copyright (c) 2018, Linaro Limited
|
||||||
|
|
||||||
|
#include "qcs404.dtsi"
|
||||||
|
#include "pms405.dtsi"
|
||||||
|
|
||||||
|
/ {
|
||||||
|
aliases {
|
||||||
|
serial0 = &blsp1_uart2;
|
||||||
|
};
|
||||||
|
|
||||||
|
chosen {
|
||||||
|
stdout-path = "serial0";
|
||||||
|
};
|
||||||
|
|
||||||
|
vph_pwr: vph-pwr-regulator {
|
||||||
|
compatible = "regulator-fixed";
|
||||||
|
regulator-name = "vph_pwr";
|
||||||
|
regulator-always-on;
|
||||||
|
regulator-boot-on;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
&remoteproc_adsp {
|
||||||
|
status = "ok";
|
||||||
|
};
|
||||||
|
|
||||||
|
&remoteproc_cdsp {
|
||||||
|
status = "ok";
|
||||||
|
};
|
||||||
|
|
||||||
|
&remoteproc_wcss {
|
||||||
|
status = "ok";
|
||||||
|
};
|
||||||
|
|
||||||
|
&rpm_requests {
|
||||||
|
pms405-regulators {
|
||||||
|
compatible = "qcom,rpm-pms405-regulators";
|
||||||
|
|
||||||
|
vdd-s1-supply = <&vph_pwr>;
|
||||||
|
vdd-s2-supply = <&vph_pwr>;
|
||||||
|
vdd-s3-supply = <&vph_pwr>;
|
||||||
|
vdd-s4-supply = <&vph_pwr>;
|
||||||
|
vdd-s5-supply = <&vph_pwr>;
|
||||||
|
vdd-l1-l2-supply = <&vreg_s5_1p35>;
|
||||||
|
vdd-l3-l8-supply = <&vreg_s5_1p35>;
|
||||||
|
vdd-l4-supply = <&vreg_s5_1p35>;
|
||||||
|
vdd-l5-l6-supply = <&vreg_s4_1p8>;
|
||||||
|
vdd-l7-supply = <&vph_pwr>;
|
||||||
|
vdd-l9-supply = <&vreg_s5_1p35>;
|
||||||
|
vdd-l10-l11-l12-l13-supply = <&vph_pwr>;
|
||||||
|
|
||||||
|
vreg_s4_1p8: s4 {
|
||||||
|
regulator-min-microvolt = <1728000>;
|
||||||
|
regulator-max-microvolt = <1920000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
vreg_s5_1p35: s5 {
|
||||||
|
regulator-min-microvolt = <>;
|
||||||
|
regulator-max-microvolt = <>;
|
||||||
|
};
|
||||||
|
|
||||||
|
vreg_l1_1p3: l1 {
|
||||||
|
regulator-min-microvolt = <1240000>;
|
||||||
|
regulator-max-microvolt = <1352000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
vreg_l2_1p275: l2 {
|
||||||
|
regulator-min-microvolt = <1048000>;
|
||||||
|
regulator-max-microvolt = <1280000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
vreg_l3_1p05: l3 {
|
||||||
|
regulator-min-microvolt = <976000>;
|
||||||
|
regulator-max-microvolt = <1160000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
vreg_l4_1p2: l4 {
|
||||||
|
regulator-min-microvolt = <1144000>;
|
||||||
|
regulator-max-microvolt = <1256000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
vreg_l5_1p8: l5 {
|
||||||
|
regulator-min-microvolt = <1800000>;
|
||||||
|
regulator-max-microvolt = <1800000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
vreg_l6_1p8: l6 {
|
||||||
|
regulator-min-microvolt = <1800000>;
|
||||||
|
regulator-max-microvolt = <1800000>;
|
||||||
|
regulator-always-on;
|
||||||
|
};
|
||||||
|
|
||||||
|
vreg_l7_1p8: l7 {
|
||||||
|
regulator-min-microvolt = <1616000>;
|
||||||
|
regulator-max-microvolt = <3000000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
vreg_l8_1p2: l8 {
|
||||||
|
regulator-min-microvolt = <1136000>;
|
||||||
|
regulator-max-microvolt = <1352000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
vreg_l10_3p3: l10 {
|
||||||
|
regulator-min-microvolt = <2936000>;
|
||||||
|
regulator-max-microvolt = <3088000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
vreg_l11_sdc2: l11 {
|
||||||
|
regulator-min-microvolt = <2696000>;
|
||||||
|
regulator-max-microvolt = <3304000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
vreg_l12_3p3: l12 {
|
||||||
|
regulator-min-microvolt = <2968000>;
|
||||||
|
regulator-max-microvolt = <3300000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
vreg_l13_3p3: l13 {
|
||||||
|
regulator-min-microvolt = <3000000>;
|
||||||
|
regulator-max-microvolt = <3300000>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
&sdcc1 {
|
||||||
|
status = "ok";
|
||||||
|
|
||||||
|
mmc-ddr-1_8v;
|
||||||
|
bus-width = <8>;
|
||||||
|
non-removable;
|
||||||
|
|
||||||
|
pinctrl-names = "default", "sleep";
|
||||||
|
pinctrl-0 = <&sdc1_on>;
|
||||||
|
pinctrl-1 = <&sdc1_off>;
|
||||||
|
};
|
||||||
|
|
||||||
|
&tlmm {
|
||||||
|
sdc1_on: sdc1-on {
|
||||||
|
clk {
|
||||||
|
pins = "sdc1_clk";
|
||||||
|
bias-disable;
|
||||||
|
drive-strength = <16>;
|
||||||
|
};
|
||||||
|
|
||||||
|
cmd {
|
||||||
|
pins = "sdc1_cmd";
|
||||||
|
bias-pull-up;
|
||||||
|
drive-strength = <10>;
|
||||||
|
};
|
||||||
|
|
||||||
|
data {
|
||||||
|
pins = "sdc1_data";
|
||||||
|
bias-pull-up;
|
||||||
|
dreive-strength = <10>;
|
||||||
|
};
|
||||||
|
|
||||||
|
rclk {
|
||||||
|
pins = "sdc1_rclk";
|
||||||
|
bias-pull-down;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
sdc1_off: sdc1-off {
|
||||||
|
clk {
|
||||||
|
pins = "sdc1_clk";
|
||||||
|
bias-disable;
|
||||||
|
drive-strength = <2>;
|
||||||
|
};
|
||||||
|
|
||||||
|
cmd {
|
||||||
|
pins = "sdc1_cmd";
|
||||||
|
bias-pull-up;
|
||||||
|
drive-strength = <2>;
|
||||||
|
};
|
||||||
|
|
||||||
|
data {
|
||||||
|
pins = "sdc1_data";
|
||||||
|
bias-pull-up;
|
||||||
|
dreive-strength = <2>;
|
||||||
|
};
|
||||||
|
|
||||||
|
rclk {
|
||||||
|
pins = "sdc1_rclk";
|
||||||
|
bias-pull-down;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
};
|
|
@ -0,0 +1,490 @@
|
||||||
|
// SPDX-License-Identifier: GPL-2.0
|
||||||
|
// Copyright (c) 2018, Linaro Limited
|
||||||
|
|
||||||
|
#include <dt-bindings/interrupt-controller/arm-gic.h>
|
||||||
|
#include <dt-bindings/clock/qcom,gcc-qcs404.h>
|
||||||
|
|
||||||
|
/ {
|
||||||
|
interrupt-parent = <&intc>;
|
||||||
|
|
||||||
|
#address-cells = <2>;
|
||||||
|
#size-cells = <2>;
|
||||||
|
|
||||||
|
chosen { };
|
||||||
|
|
||||||
|
clocks {
|
||||||
|
xo_board: xo-board {
|
||||||
|
compatible = "fixed-clock";
|
||||||
|
#clock-cells = <0>;
|
||||||
|
clock-frequency = <19200000>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
cpus {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
|
||||||
|
CPU0: cpu@100 {
|
||||||
|
device_type = "cpu";
|
||||||
|
compatible = "arm,cortex-a53";
|
||||||
|
reg = <0x100>;
|
||||||
|
enable-method = "psci";
|
||||||
|
next-level-cache = <&L2_0>;
|
||||||
|
};
|
||||||
|
|
||||||
|
CPU1: cpu@101 {
|
||||||
|
device_type = "cpu";
|
||||||
|
compatible = "arm,cortex-a53";
|
||||||
|
reg = <0x101>;
|
||||||
|
enable-method = "psci";
|
||||||
|
next-level-cache = <&L2_0>;
|
||||||
|
};
|
||||||
|
|
||||||
|
CPU2: cpu@102 {
|
||||||
|
device_type = "cpu";
|
||||||
|
compatible = "arm,cortex-a53";
|
||||||
|
reg = <0x102>;
|
||||||
|
enable-method = "psci";
|
||||||
|
next-level-cache = <&L2_0>;
|
||||||
|
};
|
||||||
|
|
||||||
|
CPU3: cpu@103 {
|
||||||
|
device_type = "cpu";
|
||||||
|
compatible = "arm,cortex-a53";
|
||||||
|
reg = <0x103>;
|
||||||
|
enable-method = "psci";
|
||||||
|
next-level-cache = <&L2_0>;
|
||||||
|
};
|
||||||
|
|
||||||
|
L2_0: l2-cache {
|
||||||
|
compatible = "cache";
|
||||||
|
cache-level = <2>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
firmware {
|
||||||
|
scm: scm {
|
||||||
|
compatible = "qcom,scm-qcs404", "qcom,scm";
|
||||||
|
#reset-cells = <1>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
memory@80000000 {
|
||||||
|
device_type = "memory";
|
||||||
|
/* We expect the bootloader to fill in the size */
|
||||||
|
reg = <0 0x80000000 0 0>;
|
||||||
|
};
|
||||||
|
|
||||||
|
psci {
|
||||||
|
compatible = "arm,psci-1.0";
|
||||||
|
method = "smc";
|
||||||
|
};
|
||||||
|
|
||||||
|
remoteproc_adsp: remoteproc-adsp {
|
||||||
|
compatible = "qcom,qcs404-adsp-pas";
|
||||||
|
|
||||||
|
interrupts-extended = <&intc GIC_SPI 293 IRQ_TYPE_EDGE_RISING>,
|
||||||
|
<&adsp_smp2p_in 0 IRQ_TYPE_EDGE_RISING>,
|
||||||
|
<&adsp_smp2p_in 1 IRQ_TYPE_EDGE_RISING>,
|
||||||
|
<&adsp_smp2p_in 2 IRQ_TYPE_EDGE_RISING>,
|
||||||
|
<&adsp_smp2p_in 3 IRQ_TYPE_EDGE_RISING>;
|
||||||
|
interrupt-names = "wdog", "fatal", "ready",
|
||||||
|
"handover", "stop-ack";
|
||||||
|
|
||||||
|
clocks = <&xo_board>;
|
||||||
|
clock-names = "xo";
|
||||||
|
|
||||||
|
memory-region = <&adsp_fw_mem>;
|
||||||
|
|
||||||
|
qcom,smem-states = <&adsp_smp2p_out 0>;
|
||||||
|
qcom,smem-state-names = "stop";
|
||||||
|
|
||||||
|
status = "disabled";
|
||||||
|
|
||||||
|
glink-edge {
|
||||||
|
interrupts = <GIC_SPI 289 IRQ_TYPE_EDGE_RISING>;
|
||||||
|
|
||||||
|
qcom,remote-pid = <2>;
|
||||||
|
mboxes = <&apcs_glb 8>;
|
||||||
|
|
||||||
|
label = "adsp";
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
remoteproc_cdsp: remoteproc-cdsp {
|
||||||
|
compatible = "qcom,qcs404-cdsp-pas";
|
||||||
|
|
||||||
|
interrupts-extended = <&intc GIC_SPI 229 IRQ_TYPE_EDGE_RISING>,
|
||||||
|
<&cdsp_smp2p_in 0 IRQ_TYPE_EDGE_RISING>,
|
||||||
|
<&cdsp_smp2p_in 1 IRQ_TYPE_EDGE_RISING>,
|
||||||
|
<&cdsp_smp2p_in 2 IRQ_TYPE_EDGE_RISING>,
|
||||||
|
<&cdsp_smp2p_in 3 IRQ_TYPE_EDGE_RISING>;
|
||||||
|
interrupt-names = "wdog", "fatal", "ready",
|
||||||
|
"handover", "stop-ack";
|
||||||
|
|
||||||
|
clocks = <&xo_board>;
|
||||||
|
clock-names = "xo";
|
||||||
|
|
||||||
|
memory-region = <&cdsp_fw_mem>;
|
||||||
|
|
||||||
|
qcom,smem-states = <&cdsp_smp2p_out 0>;
|
||||||
|
qcom,smem-state-names = "stop";
|
||||||
|
|
||||||
|
status = "disabled";
|
||||||
|
|
||||||
|
glink-edge {
|
||||||
|
interrupts = <GIC_SPI 141 IRQ_TYPE_EDGE_RISING>;
|
||||||
|
|
||||||
|
qcom,remote-pid = <5>;
|
||||||
|
mboxes = <&apcs_glb 12>;
|
||||||
|
|
||||||
|
label = "cdsp";
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
remoteproc_wcss: remoteproc-wcss {
|
||||||
|
compatible = "qcom,qcs404-wcss-pas";
|
||||||
|
|
||||||
|
interrupts-extended = <&intc GIC_SPI 153 IRQ_TYPE_EDGE_RISING>,
|
||||||
|
<&wcss_smp2p_in 0 IRQ_TYPE_EDGE_RISING>,
|
||||||
|
<&wcss_smp2p_in 1 IRQ_TYPE_EDGE_RISING>,
|
||||||
|
<&wcss_smp2p_in 2 IRQ_TYPE_EDGE_RISING>,
|
||||||
|
<&wcss_smp2p_in 3 IRQ_TYPE_EDGE_RISING>;
|
||||||
|
interrupt-names = "wdog", "fatal", "ready",
|
||||||
|
"handover", "stop-ack";
|
||||||
|
|
||||||
|
clocks = <&xo_board>;
|
||||||
|
clock-names = "xo";
|
||||||
|
|
||||||
|
memory-region = <&wlan_fw_mem>;
|
||||||
|
|
||||||
|
qcom,smem-states = <&wcss_smp2p_out 0>;
|
||||||
|
qcom,smem-state-names = "stop";
|
||||||
|
|
||||||
|
status = "disabled";
|
||||||
|
|
||||||
|
glink-edge {
|
||||||
|
interrupts = <GIC_SPI 156 IRQ_TYPE_EDGE_RISING>;
|
||||||
|
|
||||||
|
qcom,remote-pid = <1>;
|
||||||
|
mboxes = <&apcs_glb 16>;
|
||||||
|
|
||||||
|
label = "wcss";
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
reserved-memory {
|
||||||
|
#address-cells = <2>;
|
||||||
|
#size-cells = <2>;
|
||||||
|
ranges;
|
||||||
|
|
||||||
|
memory@85600000 {
|
||||||
|
reg = <0 0x85600000 0 0x90000>;
|
||||||
|
no-map;
|
||||||
|
};
|
||||||
|
|
||||||
|
smem_region: memory@85f00000 {
|
||||||
|
reg = <0 0x85f00000 0 0x200000>;
|
||||||
|
no-map;
|
||||||
|
};
|
||||||
|
|
||||||
|
memory@86100000 {
|
||||||
|
reg = <0 0x86100000 0 0x300000>;
|
||||||
|
no-map;
|
||||||
|
};
|
||||||
|
|
||||||
|
wlan_fw_mem: memory@86400000 {
|
||||||
|
reg = <0 0x86400000 0 0x1c00000>;
|
||||||
|
no-map;
|
||||||
|
};
|
||||||
|
|
||||||
|
adsp_fw_mem: memory@88000000 {
|
||||||
|
reg = <0 0x88000000 0 0x1a00000>;
|
||||||
|
no-map;
|
||||||
|
};
|
||||||
|
|
||||||
|
cdsp_fw_mem: memory@89a00000 {
|
||||||
|
reg = <0 0x89a00000 0 0x600000>;
|
||||||
|
no-map;
|
||||||
|
};
|
||||||
|
|
||||||
|
wlan_msa_mem: memory@8a000000 {
|
||||||
|
reg = <0 0x8a000000 0 0x100000>;
|
||||||
|
no-map;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
rpm-glink {
|
||||||
|
compatible = "qcom,glink-rpm";
|
||||||
|
|
||||||
|
interrupts = <GIC_SPI 168 IRQ_TYPE_EDGE_RISING>;
|
||||||
|
qcom,rpm-msg-ram = <&rpm_msg_ram>;
|
||||||
|
mboxes = <&apcs_glb 0>;
|
||||||
|
|
||||||
|
rpm_requests: glink-channel {
|
||||||
|
compatible = "qcom,rpm-qcs404";
|
||||||
|
qcom,glink-channels = "rpm_requests";
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
smem {
|
||||||
|
compatible = "qcom,smem";
|
||||||
|
|
||||||
|
memory-region = <&smem_region>;
|
||||||
|
qcom,rpm-msg-ram = <&rpm_msg_ram>;
|
||||||
|
|
||||||
|
hwlocks = <&tcsr_mutex 3>;
|
||||||
|
};
|
||||||
|
|
||||||
|
tcsr_mutex: hwlock {
|
||||||
|
compatible = "qcom,tcsr-mutex";
|
||||||
|
syscon = <&tcsr_mutex_regs 0 0x1000>;
|
||||||
|
#hwlock-cells = <1>;
|
||||||
|
};
|
||||||
|
|
||||||
|
soc: soc@0 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
ranges = <0 0 0 0xffffffff>;
|
||||||
|
compatible = "simple-bus";
|
||||||
|
|
||||||
|
rpm_msg_ram: memory@60000 {
|
||||||
|
compatible = "qcom,rpm-msg-ram";
|
||||||
|
reg = <0x00060000 0x6000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
rng: rng@e3000 {
|
||||||
|
compatible = "qcom,prng-ee";
|
||||||
|
reg = <0x000e3000 0x1000>;
|
||||||
|
clocks = <&gcc GCC_PRNG_AHB_CLK>;
|
||||||
|
clock-names = "core";
|
||||||
|
};
|
||||||
|
|
||||||
|
tlmm: pinctrl@1000000 {
|
||||||
|
compatible = "qcom,qcs404-pinctrl";
|
||||||
|
reg = <0x01000000 0x200000>,
|
||||||
|
<0x01300000 0x200000>,
|
||||||
|
<0x07b00000 0x200000>;
|
||||||
|
reg-names = "south", "north", "east";
|
||||||
|
interrupts = <GIC_SPI 208 IRQ_TYPE_LEVEL_HIGH>;
|
||||||
|
gpio-ranges = <&tlmm 0 0 120>;
|
||||||
|
gpio-controller;
|
||||||
|
#gpio-cells = <2>;
|
||||||
|
interrupt-controller;
|
||||||
|
#interrupt-cells = <2>;
|
||||||
|
};
|
||||||
|
|
||||||
|
gcc: clock-controller@1800000 {
|
||||||
|
compatible = "qcom,gcc-qcs404";
|
||||||
|
reg = <0x01800000 0x80000>;
|
||||||
|
#clock-cells = <1>;
|
||||||
|
|
||||||
|
assigned-clocks = <&gcc GCC_APSS_AHB_CLK_SRC>;
|
||||||
|
assigned-clock-rates = <19200000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
tcsr_mutex_regs: syscon@1905000 {
|
||||||
|
compatible = "syscon";
|
||||||
|
reg = <0x01905000 0x20000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
spmi_bus: spmi@200f000 {
|
||||||
|
compatible = "qcom,spmi-pmic-arb";
|
||||||
|
reg = <0x0200f000 0x001000>,
|
||||||
|
<0x02400000 0x800000>,
|
||||||
|
<0x02c00000 0x800000>,
|
||||||
|
<0x03800000 0x200000>,
|
||||||
|
<0x0200a000 0x002100>;
|
||||||
|
reg-names = "core", "chnls", "obsrvr", "intr", "cnfg";
|
||||||
|
interrupt-names = "periph_irq";
|
||||||
|
interrupts = <GIC_SPI 190 IRQ_TYPE_LEVEL_HIGH>;
|
||||||
|
qcom,ee = <0>;
|
||||||
|
qcom,channel = <0>;
|
||||||
|
#address-cells = <2>;
|
||||||
|
#size-cells = <0>;
|
||||||
|
interrupt-controller;
|
||||||
|
#interrupt-cells = <4>;
|
||||||
|
};
|
||||||
|
|
||||||
|
sdcc1: sdcc@7804000 {
|
||||||
|
compatible = "qcom,sdhci-msm-v5";
|
||||||
|
reg = <0x07804000 0x1000>, <0x7805000 0x1000>;
|
||||||
|
reg-names = "hc_mem", "cmdq_mem";
|
||||||
|
|
||||||
|
interrupts = <GIC_SPI 123 IRQ_TYPE_LEVEL_HIGH>,
|
||||||
|
<GIC_SPI 138 IRQ_TYPE_LEVEL_HIGH>;
|
||||||
|
interrupt-names = "hc_irq", "pwr_irq";
|
||||||
|
|
||||||
|
clocks = <&gcc GCC_SDCC1_APPS_CLK>,
|
||||||
|
<&gcc GCC_SDCC1_AHB_CLK>,
|
||||||
|
<&xo_board>;
|
||||||
|
clock-names = "core", "iface", "xo";
|
||||||
|
|
||||||
|
status = "disabled";
|
||||||
|
};
|
||||||
|
|
||||||
|
blsp1_dma: dma@7884000 {
|
||||||
|
compatible = "qcom,bam-v1.7.0";
|
||||||
|
reg = <0x07884000 0x25000>;
|
||||||
|
interrupts = <GIC_SPI 238 IRQ_TYPE_LEVEL_HIGH>;
|
||||||
|
clocks = <&gcc GCC_BLSP1_AHB_CLK>;
|
||||||
|
clock-names = "bam_clk";
|
||||||
|
#dma-cells = <1>;
|
||||||
|
qcom,controlled-remotely = <1>;
|
||||||
|
qcom,ee = <0>;
|
||||||
|
status = "okay";
|
||||||
|
};
|
||||||
|
|
||||||
|
blsp1_uart2: serial@78b1000 {
|
||||||
|
compatible = "qcom,msm-uartdm-v1.4", "qcom,msm-uartdm";
|
||||||
|
reg = <0x078b1000 0x200>;
|
||||||
|
interrupts = <GIC_SPI 118 IRQ_TYPE_LEVEL_HIGH>;
|
||||||
|
clocks = <&gcc GCC_BLSP1_UART2_APPS_CLK>, <&gcc GCC_BLSP1_AHB_CLK>;
|
||||||
|
clock-names = "core", "iface";
|
||||||
|
dmas = <&blsp1_dma 5>, <&blsp1_dma 4>;
|
||||||
|
dma-names = "rx", "tx";
|
||||||
|
status = "okay";
|
||||||
|
};
|
||||||
|
|
||||||
|
intc: interrupt-controller@b000000 {
|
||||||
|
compatible = "qcom,msm-qgic2";
|
||||||
|
interrupt-controller;
|
||||||
|
#interrupt-cells = <3>;
|
||||||
|
reg = <0x0b000000 0x1000>,
|
||||||
|
<0x0b002000 0x1000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
apcs_glb: mailbox@b011000 {
|
||||||
|
compatible = "qcom,qcs404-apcs-apps-global", "syscon";
|
||||||
|
reg = <0x0b011000 0x1000>;
|
||||||
|
#mbox-cells = <1>;
|
||||||
|
};
|
||||||
|
|
||||||
|
timer@b120000 {
|
||||||
|
#address-cells = <1>;
|
||||||
|
#size-cells = <1>;
|
||||||
|
ranges;
|
||||||
|
compatible = "arm,armv7-timer-mem";
|
||||||
|
reg = <0x0b120000 0x1000>;
|
||||||
|
clock-frequency = <19200000>;
|
||||||
|
|
||||||
|
frame@b121000 {
|
||||||
|
frame-number = <0>;
|
||||||
|
interrupts = <GIC_SPI 8 IRQ_TYPE_LEVEL_HIGH>,
|
||||||
|
<GIC_SPI 7 IRQ_TYPE_LEVEL_HIGH>;
|
||||||
|
reg = <0x0b121000 0x1000>,
|
||||||
|
<0x0b122000 0x1000>;
|
||||||
|
};
|
||||||
|
|
||||||
|
frame@b123000 {
|
||||||
|
frame-number = <1>;
|
||||||
|
interrupts = <GIC_SPI 9 IRQ_TYPE_LEVEL_HIGH>;
|
||||||
|
reg = <0x0b123000 0x1000>;
|
||||||
|
status = "disabled";
|
||||||
|
};
|
||||||
|
|
||||||
|
frame@b124000 {
|
||||||
|
frame-number = <2>;
|
||||||
|
interrupts = <GIC_SPI 10 IRQ_TYPE_LEVEL_HIGH>;
|
||||||
|
reg = <0x0b124000 0x1000>;
|
||||||
|
status = "disabled";
|
||||||
|
};
|
||||||
|
|
||||||
|
frame@b125000 {
|
||||||
|
frame-number = <3>;
|
||||||
|
interrupts = <GIC_SPI 11 IRQ_TYPE_LEVEL_HIGH>;
|
||||||
|
reg = <0x0b125000 0x1000>;
|
||||||
|
status = "disabled";
|
||||||
|
};
|
||||||
|
|
||||||
|
frame@b126000 {
|
||||||
|
frame-number = <4>;
|
||||||
|
interrupts = <GIC_SPI 12 IRQ_TYPE_LEVEL_HIGH>;
|
||||||
|
reg = <0x0b126000 0x1000>;
|
||||||
|
status = "disabled";
|
||||||
|
};
|
||||||
|
|
||||||
|
frame@b127000 {
|
||||||
|
frame-number = <5>;
|
||||||
|
interrupts = <GIC_SPI 13 IRQ_TYPE_LEVEL_HIGH>;
|
||||||
|
reg = <0xb127000 0x1000>;
|
||||||
|
status = "disabled";
|
||||||
|
};
|
||||||
|
|
||||||
|
frame@b128000 {
|
||||||
|
frame-number = <6>;
|
||||||
|
interrupts = <GIC_SPI 14 IRQ_TYPE_LEVEL_HIGH>;
|
||||||
|
reg = <0x0b128000 0x1000>;
|
||||||
|
status = "disabled";
|
||||||
|
};
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
timer {
|
||||||
|
compatible = "arm,armv8-timer";
|
||||||
|
interrupts = <GIC_PPI 2 0xff08>,
|
||||||
|
<GIC_PPI 3 0xff08>,
|
||||||
|
<GIC_PPI 4 0xff08>,
|
||||||
|
<GIC_PPI 1 0xff08>;
|
||||||
|
};
|
||||||
|
|
||||||
|
smp2p-adsp {
|
||||||
|
compatible = "qcom,smp2p";
|
||||||
|
qcom,smem = <443>, <429>;
|
||||||
|
interrupts = <GIC_SPI 291 IRQ_TYPE_EDGE_RISING>;
|
||||||
|
mboxes = <&apcs_glb 10>;
|
||||||
|
qcom,local-pid = <0>;
|
||||||
|
qcom,remote-pid = <2>;
|
||||||
|
|
||||||
|
adsp_smp2p_out: master-kernel {
|
||||||
|
qcom,entry-name = "master-kernel";
|
||||||
|
#qcom,smem-state-cells = <1>;
|
||||||
|
};
|
||||||
|
|
||||||
|
adsp_smp2p_in: slave-kernel {
|
||||||
|
qcom,entry-name = "slave-kernel";
|
||||||
|
interrupt-controller;
|
||||||
|
#interrupt-cells = <2>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
smp2p-cdsp {
|
||||||
|
compatible = "qcom,smp2p";
|
||||||
|
qcom,smem = <94>, <432>;
|
||||||
|
interrupts = <GIC_SPI 143 IRQ_TYPE_EDGE_RISING>;
|
||||||
|
mboxes = <&apcs_glb 14>;
|
||||||
|
qcom,local-pid = <0>;
|
||||||
|
qcom,remote-pid = <5>;
|
||||||
|
|
||||||
|
cdsp_smp2p_out: master-kernel {
|
||||||
|
qcom,entry-name = "master-kernel";
|
||||||
|
#qcom,smem-state-cells = <1>;
|
||||||
|
};
|
||||||
|
|
||||||
|
cdsp_smp2p_in: slave-kernel {
|
||||||
|
qcom,entry-name = "slave-kernel";
|
||||||
|
interrupt-controller;
|
||||||
|
#interrupt-cells = <2>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
|
||||||
|
smp2p-wcss {
|
||||||
|
compatible = "qcom,smp2p";
|
||||||
|
qcom,smem = <435>, <428>;
|
||||||
|
interrupts = <GIC_SPI 158 IRQ_TYPE_EDGE_RISING>;
|
||||||
|
mboxes = <&apcs_glb 18>;
|
||||||
|
qcom,local-pid = <0>;
|
||||||
|
qcom,remote-pid = <1>;
|
||||||
|
|
||||||
|
wcss_smp2p_out: master-kernel {
|
||||||
|
qcom,entry-name = "master-kernel";
|
||||||
|
#qcom,smem-state-cells = <1>;
|
||||||
|
};
|
||||||
|
|
||||||
|
wcss_smp2p_in: slave-kernel {
|
||||||
|
qcom,entry-name = "slave-kernel";
|
||||||
|
interrupt-controller;
|
||||||
|
#interrupt-cells = <2>;
|
||||||
|
};
|
||||||
|
};
|
||||||
|
};
|
Loading…
Reference in New Issue