mirror of https://gitee.com/openkylin/linux.git
ARM: S5PV310: Adds clock addresses for S5PV310
This patch adds definition of clock address. Signed-off-by: Kukjin Kim <kgene.kim@samsung.com>
This commit is contained in:
parent
11adcc29f0
commit
e33ed879f0
|
@ -26,11 +26,23 @@
|
||||||
|
|
||||||
#define S5P_CLKSRC_TOP0 S5P_CLKREG(0x0C210)
|
#define S5P_CLKSRC_TOP0 S5P_CLKREG(0x0C210)
|
||||||
#define S5P_CLKSRC_TOP1 S5P_CLKREG(0x0C214)
|
#define S5P_CLKSRC_TOP1 S5P_CLKREG(0x0C214)
|
||||||
|
#define S5P_CLKSRC_CAM S5P_CLKREG(0x0C220)
|
||||||
|
#define S5P_CLKSRC_IMAGE S5P_CLKREG(0x0C230)
|
||||||
|
#define S5P_CLKSRC_LCD0 S5P_CLKREG(0x0C234)
|
||||||
|
#define S5P_CLKSRC_LCD1 S5P_CLKREG(0x0C238)
|
||||||
|
#define S5P_CLKSRC_FSYS S5P_CLKREG(0x0C240)
|
||||||
#define S5P_CLKSRC_PERIL0 S5P_CLKREG(0x0C250)
|
#define S5P_CLKSRC_PERIL0 S5P_CLKREG(0x0C250)
|
||||||
|
#define S5P_CLKSRC_PERIL1 S5P_CLKREG(0x0C254)
|
||||||
|
|
||||||
#define S5P_CLKDIV_TOP S5P_CLKREG(0x0C510)
|
#define S5P_CLKDIV_TOP S5P_CLKREG(0x0C510)
|
||||||
|
#define S5P_CLKDIV_CAM S5P_CLKREG(0x0C520)
|
||||||
|
#define S5P_CLKDIV_IMAGE S5P_CLKREG(0x0C530)
|
||||||
|
#define S5P_CLKDIV_LCD0 S5P_CLKREG(0x0C534)
|
||||||
|
#define S5P_CLKDIV_LCD1 S5P_CLKREG(0x0C538)
|
||||||
|
#define S5P_CLKDIV_FSYS0 S5P_CLKREG(0x0C540)
|
||||||
|
#define S5P_CLKDIV_FSYS1 S5P_CLKREG(0x0C544)
|
||||||
|
#define S5P_CLKDIV_FSYS2 S5P_CLKREG(0x0C548)
|
||||||
|
#define S5P_CLKDIV_FSYS3 S5P_CLKREG(0x0C54C)
|
||||||
#define S5P_CLKDIV_PERIL0 S5P_CLKREG(0x0C550)
|
#define S5P_CLKDIV_PERIL0 S5P_CLKREG(0x0C550)
|
||||||
#define S5P_CLKDIV_PERIL1 S5P_CLKREG(0x0C554)
|
#define S5P_CLKDIV_PERIL1 S5P_CLKREG(0x0C554)
|
||||||
#define S5P_CLKDIV_PERIL2 S5P_CLKREG(0x0C558)
|
#define S5P_CLKDIV_PERIL2 S5P_CLKREG(0x0C558)
|
||||||
|
@ -38,8 +50,19 @@
|
||||||
#define S5P_CLKDIV_PERIL4 S5P_CLKREG(0x0C560)
|
#define S5P_CLKDIV_PERIL4 S5P_CLKREG(0x0C560)
|
||||||
#define S5P_CLKDIV_PERIL5 S5P_CLKREG(0x0C564)
|
#define S5P_CLKDIV_PERIL5 S5P_CLKREG(0x0C564)
|
||||||
|
|
||||||
|
#define S5P_CLKSRC_MASK_TOP S5P_CLKREG(0x0C310)
|
||||||
|
#define S5P_CLKSRC_MASK_CAM S5P_CLKREG(0x0C320)
|
||||||
|
#define S5P_CLKSRC_MASK_LCD0 S5P_CLKREG(0x0C334)
|
||||||
|
#define S5P_CLKSRC_MASK_LCD1 S5P_CLKREG(0x0C338)
|
||||||
|
#define S5P_CLKSRC_MASK_FSYS S5P_CLKREG(0x0C340)
|
||||||
#define S5P_CLKSRC_MASK_PERIL0 S5P_CLKREG(0x0C350)
|
#define S5P_CLKSRC_MASK_PERIL0 S5P_CLKREG(0x0C350)
|
||||||
|
#define S5P_CLKSRC_MASK_PERIL1 S5P_CLKREG(0x0C354)
|
||||||
|
|
||||||
|
#define S5P_CLKGATE_IP_CAM S5P_CLKREG(0x0C920)
|
||||||
|
#define S5P_CLKGATE_IP_IMAGE S5P_CLKREG(0x0C930)
|
||||||
|
#define S5P_CLKGATE_IP_LCD0 S5P_CLKREG(0x0C934)
|
||||||
|
#define S5P_CLKGATE_IP_LCD1 S5P_CLKREG(0x0C938)
|
||||||
|
#define S5P_CLKGATE_IP_FSYS S5P_CLKREG(0x0C940)
|
||||||
#define S5P_CLKGATE_IP_PERIL S5P_CLKREG(0x0C950)
|
#define S5P_CLKGATE_IP_PERIL S5P_CLKREG(0x0C950)
|
||||||
|
|
||||||
#define S5P_CLKSRC_CORE S5P_CLKREG(0x10200)
|
#define S5P_CLKSRC_CORE S5P_CLKREG(0x10200)
|
||||||
|
|
Loading…
Reference in New Issue