mirror of https://gitee.com/openkylin/qemu.git
target/arm: Decode aa64 armv8.3 fcmla
Signed-off-by: Richard Henderson <richard.henderson@linaro.org> Message-id: 20180228193125.20577-13-richard.henderson@linaro.org Signed-off-by: Peter Maydell <peter.maydell@linaro.org> [PMM: renamed e1/e2/e3/e4 to use the same naming as the version of the pseudocode in the Arm ARM] Reviewed-by: Peter Maydell <peter.maydell@linaro.org>
This commit is contained in:
parent
1695cd61b0
commit
d17b7cdcf4
|
@ -585,6 +585,17 @@ DEF_HELPER_FLAGS_5(gvec_fcadds, TCG_CALL_NO_RWG,
|
||||||
DEF_HELPER_FLAGS_5(gvec_fcaddd, TCG_CALL_NO_RWG,
|
DEF_HELPER_FLAGS_5(gvec_fcaddd, TCG_CALL_NO_RWG,
|
||||||
void, ptr, ptr, ptr, ptr, i32)
|
void, ptr, ptr, ptr, ptr, i32)
|
||||||
|
|
||||||
|
DEF_HELPER_FLAGS_5(gvec_fcmlah, TCG_CALL_NO_RWG,
|
||||||
|
void, ptr, ptr, ptr, ptr, i32)
|
||||||
|
DEF_HELPER_FLAGS_5(gvec_fcmlah_idx, TCG_CALL_NO_RWG,
|
||||||
|
void, ptr, ptr, ptr, ptr, i32)
|
||||||
|
DEF_HELPER_FLAGS_5(gvec_fcmlas, TCG_CALL_NO_RWG,
|
||||||
|
void, ptr, ptr, ptr, ptr, i32)
|
||||||
|
DEF_HELPER_FLAGS_5(gvec_fcmlas_idx, TCG_CALL_NO_RWG,
|
||||||
|
void, ptr, ptr, ptr, ptr, i32)
|
||||||
|
DEF_HELPER_FLAGS_5(gvec_fcmlad, TCG_CALL_NO_RWG,
|
||||||
|
void, ptr, ptr, ptr, ptr, i32)
|
||||||
|
|
||||||
#ifdef TARGET_AARCH64
|
#ifdef TARGET_AARCH64
|
||||||
#include "helper-a64.h"
|
#include "helper-a64.h"
|
||||||
#endif
|
#endif
|
||||||
|
|
|
@ -10842,6 +10842,10 @@ static void disas_simd_three_reg_same_extra(DisasContext *s, uint32_t insn)
|
||||||
}
|
}
|
||||||
feature = ARM_FEATURE_V8_RDM;
|
feature = ARM_FEATURE_V8_RDM;
|
||||||
break;
|
break;
|
||||||
|
case 0x8: /* FCMLA, #0 */
|
||||||
|
case 0x9: /* FCMLA, #90 */
|
||||||
|
case 0xa: /* FCMLA, #180 */
|
||||||
|
case 0xb: /* FCMLA, #270 */
|
||||||
case 0xc: /* FCADD, #90 */
|
case 0xc: /* FCADD, #90 */
|
||||||
case 0xe: /* FCADD, #270 */
|
case 0xe: /* FCADD, #270 */
|
||||||
if (size == 0
|
if (size == 0
|
||||||
|
@ -10891,6 +10895,29 @@ static void disas_simd_three_reg_same_extra(DisasContext *s, uint32_t insn)
|
||||||
}
|
}
|
||||||
return;
|
return;
|
||||||
|
|
||||||
|
case 0x8: /* FCMLA, #0 */
|
||||||
|
case 0x9: /* FCMLA, #90 */
|
||||||
|
case 0xa: /* FCMLA, #180 */
|
||||||
|
case 0xb: /* FCMLA, #270 */
|
||||||
|
rot = extract32(opcode, 0, 2);
|
||||||
|
switch (size) {
|
||||||
|
case 1:
|
||||||
|
gen_gvec_op3_fpst(s, is_q, rd, rn, rm, true, rot,
|
||||||
|
gen_helper_gvec_fcmlah);
|
||||||
|
break;
|
||||||
|
case 2:
|
||||||
|
gen_gvec_op3_fpst(s, is_q, rd, rn, rm, false, rot,
|
||||||
|
gen_helper_gvec_fcmlas);
|
||||||
|
break;
|
||||||
|
case 3:
|
||||||
|
gen_gvec_op3_fpst(s, is_q, rd, rn, rm, false, rot,
|
||||||
|
gen_helper_gvec_fcmlad);
|
||||||
|
break;
|
||||||
|
default:
|
||||||
|
g_assert_not_reached();
|
||||||
|
}
|
||||||
|
return;
|
||||||
|
|
||||||
case 0xc: /* FCADD, #90 */
|
case 0xc: /* FCADD, #90 */
|
||||||
case 0xe: /* FCADD, #270 */
|
case 0xe: /* FCADD, #270 */
|
||||||
rot = extract32(opcode, 1, 1);
|
rot = extract32(opcode, 1, 1);
|
||||||
|
@ -11993,7 +12020,7 @@ static void disas_simd_indexed(DisasContext *s, uint32_t insn)
|
||||||
int rn = extract32(insn, 5, 5);
|
int rn = extract32(insn, 5, 5);
|
||||||
int rd = extract32(insn, 0, 5);
|
int rd = extract32(insn, 0, 5);
|
||||||
bool is_long = false;
|
bool is_long = false;
|
||||||
bool is_fp = false;
|
int is_fp = 0;
|
||||||
bool is_fp16 = false;
|
bool is_fp16 = false;
|
||||||
int index;
|
int index;
|
||||||
TCGv_ptr fpst;
|
TCGv_ptr fpst;
|
||||||
|
@ -12031,7 +12058,7 @@ static void disas_simd_indexed(DisasContext *s, uint32_t insn)
|
||||||
case 0x05: /* FMLS */
|
case 0x05: /* FMLS */
|
||||||
case 0x09: /* FMUL */
|
case 0x09: /* FMUL */
|
||||||
case 0x19: /* FMULX */
|
case 0x19: /* FMULX */
|
||||||
is_fp = true;
|
is_fp = 1;
|
||||||
break;
|
break;
|
||||||
case 0x1d: /* SQRDMLAH */
|
case 0x1d: /* SQRDMLAH */
|
||||||
case 0x1f: /* SQRDMLSH */
|
case 0x1f: /* SQRDMLSH */
|
||||||
|
@ -12040,20 +12067,28 @@ static void disas_simd_indexed(DisasContext *s, uint32_t insn)
|
||||||
return;
|
return;
|
||||||
}
|
}
|
||||||
break;
|
break;
|
||||||
|
case 0x11: /* FCMLA #0 */
|
||||||
|
case 0x13: /* FCMLA #90 */
|
||||||
|
case 0x15: /* FCMLA #180 */
|
||||||
|
case 0x17: /* FCMLA #270 */
|
||||||
|
if (!arm_dc_feature(s, ARM_FEATURE_V8_FCMA)) {
|
||||||
|
unallocated_encoding(s);
|
||||||
|
return;
|
||||||
|
}
|
||||||
|
is_fp = 2;
|
||||||
|
break;
|
||||||
default:
|
default:
|
||||||
unallocated_encoding(s);
|
unallocated_encoding(s);
|
||||||
return;
|
return;
|
||||||
}
|
}
|
||||||
|
|
||||||
if (is_fp) {
|
switch (is_fp) {
|
||||||
|
case 1: /* normal fp */
|
||||||
/* convert insn encoded size to TCGMemOp size */
|
/* convert insn encoded size to TCGMemOp size */
|
||||||
switch (size) {
|
switch (size) {
|
||||||
case 0: /* half-precision */
|
case 0: /* half-precision */
|
||||||
if (!arm_dc_feature(s, ARM_FEATURE_V8_FP16)) {
|
|
||||||
unallocated_encoding(s);
|
|
||||||
return;
|
|
||||||
}
|
|
||||||
size = MO_16;
|
size = MO_16;
|
||||||
|
is_fp16 = true;
|
||||||
break;
|
break;
|
||||||
case MO_32: /* single precision */
|
case MO_32: /* single precision */
|
||||||
case MO_64: /* double precision */
|
case MO_64: /* double precision */
|
||||||
|
@ -12062,13 +12097,39 @@ static void disas_simd_indexed(DisasContext *s, uint32_t insn)
|
||||||
unallocated_encoding(s);
|
unallocated_encoding(s);
|
||||||
return;
|
return;
|
||||||
}
|
}
|
||||||
} else {
|
break;
|
||||||
|
|
||||||
|
case 2: /* complex fp */
|
||||||
|
/* Each indexable element is a complex pair. */
|
||||||
|
size <<= 1;
|
||||||
|
switch (size) {
|
||||||
|
case MO_32:
|
||||||
|
if (h && !is_q) {
|
||||||
|
unallocated_encoding(s);
|
||||||
|
return;
|
||||||
|
}
|
||||||
|
is_fp16 = true;
|
||||||
|
break;
|
||||||
|
case MO_64:
|
||||||
|
break;
|
||||||
|
default:
|
||||||
|
unallocated_encoding(s);
|
||||||
|
return;
|
||||||
|
}
|
||||||
|
break;
|
||||||
|
|
||||||
|
default: /* integer */
|
||||||
switch (size) {
|
switch (size) {
|
||||||
case MO_8:
|
case MO_8:
|
||||||
case MO_64:
|
case MO_64:
|
||||||
unallocated_encoding(s);
|
unallocated_encoding(s);
|
||||||
return;
|
return;
|
||||||
}
|
}
|
||||||
|
break;
|
||||||
|
}
|
||||||
|
if (is_fp16 && !arm_dc_feature(s, ARM_FEATURE_V8_FP16)) {
|
||||||
|
unallocated_encoding(s);
|
||||||
|
return;
|
||||||
}
|
}
|
||||||
|
|
||||||
/* Given TCGMemOp size, adjust register and indexing. */
|
/* Given TCGMemOp size, adjust register and indexing. */
|
||||||
|
@ -12102,6 +12163,23 @@ static void disas_simd_indexed(DisasContext *s, uint32_t insn)
|
||||||
fpst = NULL;
|
fpst = NULL;
|
||||||
}
|
}
|
||||||
|
|
||||||
|
switch (16 * u + opcode) {
|
||||||
|
case 0x11: /* FCMLA #0 */
|
||||||
|
case 0x13: /* FCMLA #90 */
|
||||||
|
case 0x15: /* FCMLA #180 */
|
||||||
|
case 0x17: /* FCMLA #270 */
|
||||||
|
tcg_gen_gvec_3_ptr(vec_full_reg_offset(s, rd),
|
||||||
|
vec_full_reg_offset(s, rn),
|
||||||
|
vec_reg_offset(s, rm, index, size), fpst,
|
||||||
|
is_q ? 16 : 8, vec_full_reg_size(s),
|
||||||
|
extract32(insn, 13, 2), /* rot */
|
||||||
|
size == MO_64
|
||||||
|
? gen_helper_gvec_fcmlas_idx
|
||||||
|
: gen_helper_gvec_fcmlah_idx);
|
||||||
|
tcg_temp_free_ptr(fpst);
|
||||||
|
return;
|
||||||
|
}
|
||||||
|
|
||||||
if (size == 3) {
|
if (size == 3) {
|
||||||
TCGv_i64 tcg_idx = tcg_temp_new_i64();
|
TCGv_i64 tcg_idx = tcg_temp_new_i64();
|
||||||
int pass;
|
int pass;
|
||||||
|
|
|
@ -278,3 +278,152 @@ void HELPER(gvec_fcaddd)(void *vd, void *vn, void *vm,
|
||||||
}
|
}
|
||||||
clear_tail(d, opr_sz, simd_maxsz(desc));
|
clear_tail(d, opr_sz, simd_maxsz(desc));
|
||||||
}
|
}
|
||||||
|
|
||||||
|
void HELPER(gvec_fcmlah)(void *vd, void *vn, void *vm,
|
||||||
|
void *vfpst, uint32_t desc)
|
||||||
|
{
|
||||||
|
uintptr_t opr_sz = simd_oprsz(desc);
|
||||||
|
float16 *d = vd;
|
||||||
|
float16 *n = vn;
|
||||||
|
float16 *m = vm;
|
||||||
|
float_status *fpst = vfpst;
|
||||||
|
intptr_t flip = extract32(desc, SIMD_DATA_SHIFT, 1);
|
||||||
|
uint32_t neg_imag = extract32(desc, SIMD_DATA_SHIFT + 1, 1);
|
||||||
|
uint32_t neg_real = flip ^ neg_imag;
|
||||||
|
uintptr_t i;
|
||||||
|
|
||||||
|
/* Shift boolean to the sign bit so we can xor to negate. */
|
||||||
|
neg_real <<= 15;
|
||||||
|
neg_imag <<= 15;
|
||||||
|
|
||||||
|
for (i = 0; i < opr_sz / 2; i += 2) {
|
||||||
|
float16 e2 = n[H2(i + flip)];
|
||||||
|
float16 e1 = m[H2(i + flip)] ^ neg_real;
|
||||||
|
float16 e4 = e2;
|
||||||
|
float16 e3 = m[H2(i + 1 - flip)] ^ neg_imag;
|
||||||
|
|
||||||
|
d[H2(i)] = float16_muladd(e2, e1, d[H2(i)], 0, fpst);
|
||||||
|
d[H2(i + 1)] = float16_muladd(e4, e3, d[H2(i + 1)], 0, fpst);
|
||||||
|
}
|
||||||
|
clear_tail(d, opr_sz, simd_maxsz(desc));
|
||||||
|
}
|
||||||
|
|
||||||
|
void HELPER(gvec_fcmlah_idx)(void *vd, void *vn, void *vm,
|
||||||
|
void *vfpst, uint32_t desc)
|
||||||
|
{
|
||||||
|
uintptr_t opr_sz = simd_oprsz(desc);
|
||||||
|
float16 *d = vd;
|
||||||
|
float16 *n = vn;
|
||||||
|
float16 *m = vm;
|
||||||
|
float_status *fpst = vfpst;
|
||||||
|
intptr_t flip = extract32(desc, SIMD_DATA_SHIFT, 1);
|
||||||
|
uint32_t neg_imag = extract32(desc, SIMD_DATA_SHIFT + 1, 1);
|
||||||
|
uint32_t neg_real = flip ^ neg_imag;
|
||||||
|
uintptr_t i;
|
||||||
|
float16 e1 = m[H2(flip)];
|
||||||
|
float16 e3 = m[H2(1 - flip)];
|
||||||
|
|
||||||
|
/* Shift boolean to the sign bit so we can xor to negate. */
|
||||||
|
neg_real <<= 15;
|
||||||
|
neg_imag <<= 15;
|
||||||
|
e1 ^= neg_real;
|
||||||
|
e3 ^= neg_imag;
|
||||||
|
|
||||||
|
for (i = 0; i < opr_sz / 2; i += 2) {
|
||||||
|
float16 e2 = n[H2(i + flip)];
|
||||||
|
float16 e4 = e2;
|
||||||
|
|
||||||
|
d[H2(i)] = float16_muladd(e2, e1, d[H2(i)], 0, fpst);
|
||||||
|
d[H2(i + 1)] = float16_muladd(e4, e3, d[H2(i + 1)], 0, fpst);
|
||||||
|
}
|
||||||
|
clear_tail(d, opr_sz, simd_maxsz(desc));
|
||||||
|
}
|
||||||
|
|
||||||
|
void HELPER(gvec_fcmlas)(void *vd, void *vn, void *vm,
|
||||||
|
void *vfpst, uint32_t desc)
|
||||||
|
{
|
||||||
|
uintptr_t opr_sz = simd_oprsz(desc);
|
||||||
|
float32 *d = vd;
|
||||||
|
float32 *n = vn;
|
||||||
|
float32 *m = vm;
|
||||||
|
float_status *fpst = vfpst;
|
||||||
|
intptr_t flip = extract32(desc, SIMD_DATA_SHIFT, 1);
|
||||||
|
uint32_t neg_imag = extract32(desc, SIMD_DATA_SHIFT + 1, 1);
|
||||||
|
uint32_t neg_real = flip ^ neg_imag;
|
||||||
|
uintptr_t i;
|
||||||
|
|
||||||
|
/* Shift boolean to the sign bit so we can xor to negate. */
|
||||||
|
neg_real <<= 31;
|
||||||
|
neg_imag <<= 31;
|
||||||
|
|
||||||
|
for (i = 0; i < opr_sz / 4; i += 2) {
|
||||||
|
float32 e2 = n[H4(i + flip)];
|
||||||
|
float32 e1 = m[H4(i + flip)] ^ neg_real;
|
||||||
|
float32 e4 = e2;
|
||||||
|
float32 e3 = m[H4(i + 1 - flip)] ^ neg_imag;
|
||||||
|
|
||||||
|
d[H4(i)] = float32_muladd(e2, e1, d[H4(i)], 0, fpst);
|
||||||
|
d[H4(i + 1)] = float32_muladd(e4, e3, d[H4(i + 1)], 0, fpst);
|
||||||
|
}
|
||||||
|
clear_tail(d, opr_sz, simd_maxsz(desc));
|
||||||
|
}
|
||||||
|
|
||||||
|
void HELPER(gvec_fcmlas_idx)(void *vd, void *vn, void *vm,
|
||||||
|
void *vfpst, uint32_t desc)
|
||||||
|
{
|
||||||
|
uintptr_t opr_sz = simd_oprsz(desc);
|
||||||
|
float32 *d = vd;
|
||||||
|
float32 *n = vn;
|
||||||
|
float32 *m = vm;
|
||||||
|
float_status *fpst = vfpst;
|
||||||
|
intptr_t flip = extract32(desc, SIMD_DATA_SHIFT, 1);
|
||||||
|
uint32_t neg_imag = extract32(desc, SIMD_DATA_SHIFT + 1, 1);
|
||||||
|
uint32_t neg_real = flip ^ neg_imag;
|
||||||
|
uintptr_t i;
|
||||||
|
float32 e1 = m[H4(flip)];
|
||||||
|
float32 e3 = m[H4(1 - flip)];
|
||||||
|
|
||||||
|
/* Shift boolean to the sign bit so we can xor to negate. */
|
||||||
|
neg_real <<= 31;
|
||||||
|
neg_imag <<= 31;
|
||||||
|
e1 ^= neg_real;
|
||||||
|
e3 ^= neg_imag;
|
||||||
|
|
||||||
|
for (i = 0; i < opr_sz / 4; i += 2) {
|
||||||
|
float32 e2 = n[H4(i + flip)];
|
||||||
|
float32 e4 = e2;
|
||||||
|
|
||||||
|
d[H4(i)] = float32_muladd(e2, e1, d[H4(i)], 0, fpst);
|
||||||
|
d[H4(i + 1)] = float32_muladd(e4, e3, d[H4(i + 1)], 0, fpst);
|
||||||
|
}
|
||||||
|
clear_tail(d, opr_sz, simd_maxsz(desc));
|
||||||
|
}
|
||||||
|
|
||||||
|
void HELPER(gvec_fcmlad)(void *vd, void *vn, void *vm,
|
||||||
|
void *vfpst, uint32_t desc)
|
||||||
|
{
|
||||||
|
uintptr_t opr_sz = simd_oprsz(desc);
|
||||||
|
float64 *d = vd;
|
||||||
|
float64 *n = vn;
|
||||||
|
float64 *m = vm;
|
||||||
|
float_status *fpst = vfpst;
|
||||||
|
intptr_t flip = extract32(desc, SIMD_DATA_SHIFT, 1);
|
||||||
|
uint64_t neg_imag = extract32(desc, SIMD_DATA_SHIFT + 1, 1);
|
||||||
|
uint64_t neg_real = flip ^ neg_imag;
|
||||||
|
uintptr_t i;
|
||||||
|
|
||||||
|
/* Shift boolean to the sign bit so we can xor to negate. */
|
||||||
|
neg_real <<= 63;
|
||||||
|
neg_imag <<= 63;
|
||||||
|
|
||||||
|
for (i = 0; i < opr_sz / 8; i += 2) {
|
||||||
|
float64 e2 = n[i + flip];
|
||||||
|
float64 e1 = m[i + flip] ^ neg_real;
|
||||||
|
float64 e4 = e2;
|
||||||
|
float64 e3 = m[i + 1 - flip] ^ neg_imag;
|
||||||
|
|
||||||
|
d[i] = float64_muladd(e2, e1, d[i], 0, fpst);
|
||||||
|
d[i + 1] = float64_muladd(e4, e3, d[i + 1], 0, fpst);
|
||||||
|
}
|
||||||
|
clear_tail(d, opr_sz, simd_maxsz(desc));
|
||||||
|
}
|
||||||
|
|
Loading…
Reference in New Issue